期刊文献+

高速数字电路中的信号传输性

在线阅读 下载PDF
导出
摘要 目前,高速数字电路的应用越来越广泛,所以高速数字电路在前期设计和生产时,对于高速数字电路中的信号传输性问题应该给予重视,因为高速数字电路信号传输性是否完整会对相关的电子设备和元器件正产工作产生重要的影响。本文在查阅大量相关资料的前提下,首先论述了高速数字电路的基本概况,其次探讨了影响高速数字电路信号传输性的原因,并且提出相应的解决措施。
作者 宁宏新
出处 《电子技术与软件工程》 2016年第23期124-124,共1页 ELECTRONIC TECHNOLOGY & SOFTWARE ENGINEERING
  • 相关文献

参考文献3

二级参考文献18

  • 1王建萍,费跃农.嵌入式高速数据采集系统的实时性研究[J].电子测量与仪器学报,2006,20(6):72-75. 被引量:16
  • 2向开福.基于Cadence仿真工具的高速PCB系统设计[J].舰船电子对抗,2007,30(2):106-110. 被引量:4
  • 3李玉山.信号完堑洼分析[M].电子工业出版社,2005,4:5-12.
  • 4SONG J J, KEITH E. Hoover and edward wheeler, effectiveness of PCB simulation in teaching high-speed digital design[J]. Electromagnetic Compatibility, 2007. EMC 2007. IEEE International Symposium on 9-13 July 2007, 1-6.
  • 5ZHANG M S, LI Y S, JIA C, et al. Signal integrity analysis of the traces in electromagnetic-bandgap structure in high-speed printed circuit boards and packages[J]. Microwave Theory and Techniques, IEEE Transactions on Volume 55, 2007: 1054-1062.
  • 6JOHNSON H, GRAHAM M.High-speed Digital Design[M]. Beijing: Electronic Industry Press, 2004.
  • 7TEHRANIPOUR M H, AHMED N M. N. Testing SoC interconnects for signal integrity using extended jtag architecture, computer aided design for integrated circuits and systems[J]. IEEE Transactions on, 2004,23: 800- 811.
  • 8A P Chandrakasan,R Allmon,A Stratakos,et al.Design of Portable Systems[A].IEEE CICC[C].San Diego,IEEE 1994.259-266.
  • 9Sakurai T.Closed-form expressions for interconnection delay,couplingand crosstalk in VLSIs[J].IEEE Trans.on ED,1993,40 (1):118-124.
  • 10Vittal A,Marek-Sadowska M.Crosstalk reduction for VLSI[J].IEEE Trans.on CAD,1997,15(3):290-298.

共引文献13

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部