期刊文献+
共找到213篇文章
< 1 2 11 >
每页显示 20 50 100
基于现场可编程逻辑门阵列的车牌识别系统设计 被引量:1
1
作者 卓建森 《人类工效学》 2016年第1期57-62,共6页
车牌识别技术在交通管理与执法中发挥了重要作用,但是车牌识别率的提高一直成为难题。本文尝试基于Cyclone集成板运用现场可编程逻辑门阵列技术(FPGA)建立FPGA的硬件开发平台,使用Verilog语言研制一个车牌快速识别系统,设计了其中图像... 车牌识别技术在交通管理与执法中发挥了重要作用,但是车牌识别率的提高一直成为难题。本文尝试基于Cyclone集成板运用现场可编程逻辑门阵列技术(FPGA)建立FPGA的硬件开发平台,使用Verilog语言研制一个车牌快速识别系统,设计了其中图像二值化、图像定位、图像分割、字符识别等算法并实现,经测试动态识别率达到95%以上。 展开更多
关键词 现场可编程逻辑门阵列技术(fpga) 图像定位 图像分割 字符识别 交通安全 智能交通
在线阅读 下载PDF
基于FPGA的DeStrip算法的设计
2
作者 何志豪 方遒 《厦门理工学院学报》 2025年第1期52-60,共9页
针对红外摄像头产生的图像会伴随条纹噪声干扰的问题,设计一种基于现场可编程门阵列(FPGA)的红外图像条纹去噪算法。该方案采用二维高斯函数作为模糊核函数设计维纳滤波,以保留图像主要特征,并确保高准确度信号恢复;通过改进维纳滤波获... 针对红外摄像头产生的图像会伴随条纹噪声干扰的问题,设计一种基于现场可编程门阵列(FPGA)的红外图像条纹去噪算法。该方案采用二维高斯函数作为模糊核函数设计维纳滤波,以保留图像主要特征,并确保高准确度信号恢复;通过改进维纳滤波获取图像的高频信息,依赖高频信息的行中值、列中值还原图像中的条纹噪声,完成图像中条纹噪声的去除;设计串行全比较排序模块,使FPGA能利用合适资源实现图像数据排序工作。FPGA的资源利用率与时序报告分析表明,该算法占用资源适当,时序正常,没有违规,能够在FPGA上实现;经算法处理后的图像峰值信噪比(peak signal-to-noise ratio,PSNR)达到了42.35 dB,图像结构相似性(structural similarity,SSIM)达到了0.917 1,相较于其他条纹噪声抑制算法,该算法拥有更优秀的图像恢复性与结构稳定性。 展开更多
关键词 排序算法 DeStrip算法 条纹去噪 现场可编程逻辑门阵列(fpga) 高斯滤波 维纳滤波
在线阅读 下载PDF
现场可编程门阵列的供电
3
《世界电子元器件》 2010年第3期60-64,共5页
在线座谈(Online Seminar)是中电网于2000年推出的创新服务,通过"视频演示+专家解说+在线问答"三位一体相结合的形式,充分发挥网络平台的便捷性,实现了先进半导体技术提供商与系统设计工程师的实时互动交流,其形式和内容都广... 在线座谈(Online Seminar)是中电网于2000年推出的创新服务,通过"视频演示+专家解说+在线问答"三位一体相结合的形式,充分发挥网络平台的便捷性,实现了先进半导体技术提供商与系统设计工程师的实时互动交流,其形式和内容都广受电子行业工程师的好评。本刊每期将挑选一些精华内容整理成文,以飨读者。欲了解更多、更详细的内容,敬请登录http://seminar.eccn.com。 展开更多
关键词 现场可编程门阵列 可编程逻辑单元 可编程逻辑器件 供电 输出单元 现场编程 fpga 设计功能
在线阅读 下载PDF
基于FPGA的数控系统现场总线时钟同步技术 被引量:2
4
作者 董伯麟 龚强 王治森 《组合机床与自动化加工技术》 北大核心 2013年第7期9-12,共4页
在采用现场总线技术的高速高精度多轴数控加工中,分布时钟的同步精度严重影响着加工轨迹以及加工精度。根据IEEE1588协议,提出一种基于FPGA的数控系统现场总线时钟同步方法,实现了主站与从站控制芯片。并通过将基于FPGA的实现方法与软... 在采用现场总线技术的高速高精度多轴数控加工中,分布时钟的同步精度严重影响着加工轨迹以及加工精度。根据IEEE1588协议,提出一种基于FPGA的数控系统现场总线时钟同步方法,实现了主站与从站控制芯片。并通过将基于FPGA的实现方法与软件实现方法进行对比分析,论证了基于FPGA的实现方法可以获取更为准确的时间戳,能在较低的成本下实现时钟频率补偿,完成精确的时钟同步。利用搭建的主从站实验平台,完成了时间同步精度的测试。实验结果表明,基于FPGA的数控系统现场总线的时钟同步技术的同步精度小于300ns,进一步提高了数控系统的加工精度。 展开更多
关键词 现场可编辑逻辑门阵列(fpga) 时钟同步 现场总线
在线阅读 下载PDF
基于BIST的FPGA逻辑单元测试方法 被引量:5
5
作者 吴继娟 孙媛媛 刘桂艳 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2004年第8期1074-1076,共3页
给出了一种基于内建自测(BIST)的测试现场可编程门阵列(FPGA)逻辑单元的方法,讨论了测试的配置结构、故障覆盖率和测试中出现的问题及解决办法.实验表明,该测试方法具有所需测试向量少、故障覆盖率高、简便适用等优点.
关键词 BIST fpga 逻辑单元 现场可编程门阵列 内建自测 响应检验电路 故障覆盖率
在线阅读 下载PDF
FPGA/CPLD可编程逻辑器件的发展前景 被引量:1
6
作者 秦迎春 《中国有线电视》 北大核心 2002年第19期44-46,共3页
关键词 fpga CPLD 可编程逻辑器件 发展前景 现场可编程门阵列
在线阅读 下载PDF
基于FPGA的模糊逻辑控制器的硬件实现 被引量:7
7
作者 王利 李向华 《控制工程》 CSCD 2004年第1期34-35,69,共3页
提出了一种基于现场可编程门阵列(FPGA)的模糊逻辑控制器的硬件实现方法,并将其用于倒立摆控制系统。实验研究表明,在倒立摆倾角小于10°时,软件或硬件控制效果相当,在倾角大于10°时硬件模糊控制器的控制效果明显优于软件模糊... 提出了一种基于现场可编程门阵列(FPGA)的模糊逻辑控制器的硬件实现方法,并将其用于倒立摆控制系统。实验研究表明,在倒立摆倾角小于10°时,软件或硬件控制效果相当,在倾角大于10°时硬件模糊控制器的控制效果明显优于软件模糊控制器的控制效果,而且前者的抗扰动性能更好。当倾角大于30°时,由于机械性能方面的原因,倒立摆的稳定性有所降低。因此,采用该方法不仅快,而且是一种足以灵活完成数字模糊控制器的方法。该设计方法稍加修改亦可应用于其他控制场合,具有良好的通用性。 展开更多
关键词 模糊逻辑控制器 硬件 fpga 现场可编程门阵列 倒立摆 模糊控制
在线阅读 下载PDF
MCS-51单片机与FPGA接口逻辑设计的VHDL实现 被引量:4
8
作者 付扬 《自动化与仪器仪表》 2003年第5期39-41,53,共4页
本文阐述了单片机和现场可编程门阵列FPGA各自的特点 ,指出在波形发生器设计中两者相结合设计的优势和在设计中所遇到的接口逻辑设计这个难点 ,详细给出了接口逻辑设计的VHDL程序。通过该接口程序设计 ,实现了单片机技术和EDA技术相结合 。
关键词 单片机 fpga 现场可编程门阵列 可编程逻辑器件 PLD VHDL 波形发生器 EDA
在线阅读 下载PDF
基于FPGA的两阶段配电网拓扑实时辨识算法 被引量:2
9
作者 王冠淇 裴玮 +2 位作者 李洪涛 郝良 马丽 《电力系统自动化》 EI CSCD 北大核心 2024年第12期100-108,共9页
对配电网拓扑进行准确的实时辨识是电力系统安全稳定运行的基础,但随着新能源的接入以及配电网规模不断增大,配电网拓扑结构的动态变化愈加频繁且难以辨识。然而,现有配电网拓扑辨识算法所使用的历史数据需要人工对其进行拓扑标注,且拓... 对配电网拓扑进行准确的实时辨识是电力系统安全稳定运行的基础,但随着新能源的接入以及配电网规模不断增大,配电网拓扑结构的动态变化愈加频繁且难以辨识。然而,现有配电网拓扑辨识算法所使用的历史数据需要人工对其进行拓扑标注,且拓扑辨识时间长,难以实现配电网拓扑实时辨识。因此,文中提出了一种基于现场可编程逻辑门阵列(FPAG)的两阶段配电网拓扑结构实时辨识算法。该算法不需要预先给出配电网拓扑类别的数量,即可对已有历史数据进行相应的拓扑标注及分类,并且基于FPGA实现了对配电网拓扑的实时辨别。该算法分为2个阶段:第1阶段采用变分贝叶斯高斯混合模型,对已有历史数据进行相应的拓扑标注及分类;第2阶段采用麻雀搜索算法,使得支持向量机快速收敛得到最优参数,以实现对配电网拓扑结构的精准辨识。基于该算法,利用FPGA并行架构以及高速高密度特性建立了实时拓扑结构辨识平台。最后,通过算例分析验证了所提辨识方法的有效性和优越性。 展开更多
关键词 配电网 拓扑辨识 现场可编程逻辑门阵列(fpga) 变分贝叶斯高斯混合模型 麻雀搜索算法 支持向量机
在线阅读 下载PDF
基于FPGA的永磁同步电机速度控制
10
作者 于长松 刘曰涛 +2 位作者 姜佩岑 邹大林 祝保财 《组合机床与自动化加工技术》 北大核心 2024年第4期131-134,140,共5页
针对永磁同步电机(PMSM)速度控制器中采用传统PI控制存在响应速度慢、超调量大以及容易出现积分饱和等问题,设计了采取Anti-Windup策略的速度控制器,并在现场可编辑逻辑门阵列(FPGA)中实现对PMSM的控制。首先采用高层次综合技术(HLS)对P... 针对永磁同步电机(PMSM)速度控制器中采用传统PI控制存在响应速度慢、超调量大以及容易出现积分饱和等问题,设计了采取Anti-Windup策略的速度控制器,并在现场可编辑逻辑门阵列(FPGA)中实现对PMSM的控制。首先采用高层次综合技术(HLS)对PMSM伺服控制关键模块完成建模,其次封装成IP核导入到工程中,最后下载到FPGA芯片上完成对PMSM的控制。经过与传统PI控制器实验比较,使用该速度控制方法超调量减小到4.3%,在负载处转速下降了14r/min,调节时间为0.01s,具有良好的动态性能和抗干扰性能,满足永磁同步电机伺服控制系统的应用需求。 展开更多
关键词 现场可编辑逻辑门阵列 高层次综合技术 永磁同步电机 Anti-Windup策略
在线阅读 下载PDF
一种基于FPGA的实时图像拼接融合算法电路设计
11
作者 王瑞博 吕子寒 江先阳 《微电子学与计算机》 2024年第1期133-141,共9页
图像拼接在全景等领域应用广泛,其关键技术包括图像配准和图像融合两个部分。为了达到低成本和实时处理,往往需要研究图像拼接电路设计,但众多研究集中于图像配准算法,忽视图像融合算法,更不用说专用电路设计。图像配准算法电路以及外... 图像拼接在全景等领域应用广泛,其关键技术包括图像配准和图像融合两个部分。为了达到低成本和实时处理,往往需要研究图像拼接电路设计,但众多研究集中于图像配准算法,忽视图像融合算法,更不用说专用电路设计。图像配准算法电路以及外设控制器电路由于其复杂性通常会消耗电路中绝大部分资源,因此,图像融合电路的性能和资源利用就成为影响图像拼接系统性能的两个关键因素。为了高效且低资源消耗地实现配准后图像的融合,设计了一种基于贪心算法搜索接缝线的图像融合算法电路,搭建了完整的从图像数据输入到显示输出的验证原型系统。基于Cyclone IV现场可编辑门阵列(Field Programmable Gate Array,FPGA)器件的综合结果和理论分析表明,提出的电路在保持低资源占用率和显示效果的同时在时钟频率100 MHz下完成两幅486×643的图像融合耗时6.5795 ms,约为144 FPS,达到了实时性要求,且经过理论换算,处理速率优于3个比较对象。 展开更多
关键词 图像拼接 图像融合 现场可编辑门阵列(fpga) 数字集成电路
在线阅读 下载PDF
Achronix携手Mentor带来高等级逻辑综合与FPGA技术间的连接
12
《单片机与嵌入式系统应用》 2018年第10期96-96,共1页
基于现场可编程门阵列(FPGA)的硬件加速器件和嵌入式FPGA(eFPGA)半导体知识产权(IP)领导性企业Achronix半导体公司(Achronix Semiconductor Corporation)宣布:该公司FPGA技术系列产品已获得其合作伙伴、西门子旗下的Mentor公... 基于现场可编程门阵列(FPGA)的硬件加速器件和嵌入式FPGA(eFPGA)半导体知识产权(IP)领导性企业Achronix半导体公司(Achronix Semiconductor Corporation)宣布:该公司FPGA技术系列产品已获得其合作伙伴、西门子旗下的Mentor公司的支持,为其提供优化的高等级逻辑综合(HLS)流程. 展开更多
关键词 fpga技术 逻辑综合 高等级 SEMICONDUCTOR 现场可编程门阵列 Mentor公司 半导体公司 连接
在线阅读 下载PDF
基于FPGA的图像传感器驱动控制与协议解析
13
作者 林立芃 《电视技术》 2024年第4期7-13,36,共8页
在当前图像采集领域高分辨率、高帧率的要求下,移动产业处理器接口(Mobile Industry Processor Interface,MIPI)协议成为主流的高速图像数据传输协议。基于MIPI协议,采用IMX214图像传感器,通过自主设计图像数据采集板,满足4通道高速差... 在当前图像采集领域高分辨率、高帧率的要求下,移动产业处理器接口(Mobile Industry Processor Interface,MIPI)协议成为主流的高速图像数据传输协议。基于MIPI协议,采用IMX214图像传感器,通过自主设计图像数据采集板,满足4通道高速差分信号传输,提出一种高速图像传感器数据采集电路的设计方案。使用现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)对图像传感器进行驱动控制与协议解析。测试结果表明,所设计的Verilog代码能够正确配置图像传感器的寄存器,并完成工作模式切换、字节串并转换、包头解析与格式转换等步骤,最终获得原始图像数据。 展开更多
关键词 图像采集 移动产业处理器接口(MIPI) 高速差分信号 现场可编程逻辑门阵列(fpga)
在线阅读 下载PDF
基于FPGA的单边带短波通信系统
14
作者 马竞 《通信电源技术》 2024年第1期163-165,169,共4页
提出一种基于现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的单边带短波通信系统。以FPGA芯片为核心处理器,搭配外围模拟接口电路,实现短波通信。主要论证单边带通信系统的原理和实现方法,详细介绍了该系统的组成和FPGA... 提出一种基于现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的单边带短波通信系统。以FPGA芯片为核心处理器,搭配外围模拟接口电路,实现短波通信。主要论证单边带通信系统的原理和实现方法,详细介绍了该系统的组成和FPGA的设计方案,并根据系统运行结果分析了系统的特点。 展开更多
关键词 现场可编程逻辑门阵列(fpga) 单边带短波 通信系统
在线阅读 下载PDF
GJB 5000B在FPGA工程中的应用分析
15
作者 张鹏 《船舶标准化工程师》 2024年第1期25-28,共4页
为引入软件工程化管理办法对设计开发实践实施管理,结合GJB 5000B体系要求,对现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的设计开发流程和GJB 5000B的工程实践要求进行梳理、比对和分析,并提出一套FPGA开发管理在GJB 50... 为引入软件工程化管理办法对设计开发实践实施管理,结合GJB 5000B体系要求,对现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的设计开发流程和GJB 5000B的工程实践要求进行梳理、比对和分析,并提出一套FPGA开发管理在GJB 5000B推进实践中的实施办法。研究成果可为GJB 5000B在FPGA工程中的应用提供一定参考。 展开更多
关键词 GJB 5000B 现场可编程逻辑门阵列(Field Programmable Gate Array fpga) 项目管理 软件工程化
在线阅读 下载PDF
基于DDS的BOC(m,n)信号发生器及其FPGA实现 被引量:7
16
作者 高书亮 黄智刚 杨东凯 《数据采集与处理》 CSCD 北大核心 2009年第2期243-247,共5页
介绍了BOC调制的特点和BOC(m,n)信号的产生方式;阐述了直接数字频率合成技术(DDS)原理,并将其应用在BOC(m,n)信号的产生过程当中;在此基础上,以BOC(1,1)信号为例,提出了该信号的一种产生方式,并以FPGA作为开发平台对其进行了实现。实验... 介绍了BOC调制的特点和BOC(m,n)信号的产生方式;阐述了直接数字频率合成技术(DDS)原理,并将其应用在BOC(m,n)信号的产生过程当中;在此基础上,以BOC(1,1)信号为例,提出了该信号的一种产生方式,并以FPGA作为开发平台对其进行了实现。实验结果验证了本文方法的可行性。 展开更多
关键词 全球卫星导航定位系统 二进制偏移副载波 直接数字频率合成(DDS) 现场可编辑逻辑门阵列(fpga)
在线阅读 下载PDF
基于FPGA的载波移相PWM发生器设计 被引量:9
17
作者 曹阳 凌志斌 +2 位作者 马勤冬 陈满 郭海峰 《电气传动》 北大核心 2014年第7期19-23,共5页
采用FPGA设计并实现了适合多电平变流器的载波移相PWM发生器。该PWM发生器采用上下位机两层结构,上位机为DSP+FPGA结构产生调制信号,下位机内部产生载波信号并输出PWM信号,上下位机间通过串行通信进行数据交换和时序同步。介绍了该PWM... 采用FPGA设计并实现了适合多电平变流器的载波移相PWM发生器。该PWM发生器采用上下位机两层结构,上位机为DSP+FPGA结构产生调制信号,下位机内部产生载波信号并输出PWM信号,上下位机间通过串行通信进行数据交换和时序同步。介绍了该PWM发生器的基本结构和设计原则,并进行了方案的设计验证。 展开更多
关键词 现场可编辑逻辑门阵列(fpga) 载波移相 脉冲宽度调制(PWM)发生器
在线阅读 下载PDF
采用FPGA控制的IGBT串联高压调制器的研制 被引量:17
18
作者 陈文光 饶军 +1 位作者 饶益花 王明伟 《高电压技术》 EI CAS CSCD 北大核心 2010年第11期2827-2832,共6页
高压调制器在脉冲功率技术中有很重要的作用,而IGBT串联是固态调制器技术发展的趋势。电路分布参数及各单元电路参数的差别制约可靠性,严重时将造成IGBT在开通、关断过程中集射极间的电压超过额定值而遭损坏。为此,在新的RCD动态均压电... 高压调制器在脉冲功率技术中有很重要的作用,而IGBT串联是固态调制器技术发展的趋势。电路分布参数及各单元电路参数的差别制约可靠性,严重时将造成IGBT在开通、关断过程中集射极间的电压超过额定值而遭损坏。为此,在新的RCD动态均压电路的基础上,利用FPGA和VHDL设计了IGBT驱动信号分配电路,实现了串联IGBT各单元精确延时开通与关断控制、逻辑综合保护,并结合驱动电路完成了缺电、过流、过压保护等。工程上结合中国环流二号装置NBI抑制极电源要求,设计了12 kV/20 A的调制器。实验结果表明,该方法是一种有效的主动式动态均压方法,能为更高电压、电流等级的固态调制器设计提供好的参考与工程应用基础。 展开更多
关键词 高电压 调制器 IGBT串联 动态均压 现场可编程逻辑器件 现场可编程门阵列(fpga)
在线阅读 下载PDF
基于FPGA+DSP的嵌入式GPS数字接收机系统设计 被引量:9
19
作者 胡锐 薛晓中 +1 位作者 孙瑞胜 徐志伟 《中国惯性技术学报》 EI CSCD 北大核心 2009年第2期187-190,共4页
介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的... 介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的基带相关器和用户接口设计,并结合高速DSP的数字信号处理和丰富的片上外围设备实现接收机的信号处理、导航解算及系统间各部分的无缝连接。系统测试结果说明该数字GPS接收机具有功耗低、体积小、集成度高、工作性能稳定的特点。 展开更多
关键词 嵌入式 GPS数字接收机 数字信号处理器(DSP) 现场可编程逻辑门阵列(fpga) 系统设计
在线阅读 下载PDF
用VHDL语言在CPLD/FPGA上实现浮点运算 被引量:11
20
作者 沈明发 易清明 +1 位作者 黄伟英 周伟贤 《暨南大学学报(自然科学与医学版)》 CAS CSCD 2002年第5期19-24,共6页
 介绍了用VHDL语言在硬件芯片上实现浮点加/减法、浮点乘法运算的方法,并以Altera公司的FLEX10K系列产品为硬件平台,以MaxplusII为软件工具,实现了6点实序列浮点加/减法运算和浮点乘法运算.
关键词 超高速集成电路硬件描述语言 VHDL 浮点运算 复杂可编程逻辑器件 CPLD/fpga 现场可编程门阵列 数字信号处理
在线阅读 下载PDF
上一页 1 2 11 下一页 到第
使用帮助 返回顶部