期刊导航
期刊开放获取
VIP36
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的Deflate算法核心模块设计
被引量:
2
1
作者
孙圣
《软件导刊》
2010年第5期63-64,共2页
基于嵌入式设备FPGA,对无损压缩算法Deflate算法进行加速。采用哈希表方法,把Deflate核心算法用在FPGA上,实现了软硬件协同设计。独创性地设计并实现了窗口大小为32K的Deflate算法。主要介绍该设计的哈希表模块部分。
关键词
嵌入式
FPGA
无损压缩
Deflate
懒惰匹配
哈希表
在线阅读
下载PDF
职称材料
题名
基于FPGA的Deflate算法核心模块设计
被引量:
2
1
作者
孙圣
机构
桂林理工大学信息科学与工程学院
出处
《软件导刊》
2010年第5期63-64,共2页
文摘
基于嵌入式设备FPGA,对无损压缩算法Deflate算法进行加速。采用哈希表方法,把Deflate核心算法用在FPGA上,实现了软硬件协同设计。独创性地设计并实现了窗口大小为32K的Deflate算法。主要介绍该设计的哈希表模块部分。
关键词
嵌入式
FPGA
无损压缩
Deflate
懒惰匹配
哈希表
Keywords
Enbedded
Fpga
Lossless Compression
Deflate
Lazy Match
Hash Table
分类号
TN791 [电子电信—电路与系统]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的Deflate算法核心模块设计
孙圣
《软件导刊》
2010
2
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部