期刊文献+
共找到63篇文章
< 1 2 4 >
每页显示 20 50 100
UCard中动态地址总线的安全稳定性 被引量:1
1
作者 曹计昌 冯国平 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2006年第11期48-51,共4页
对UCard动态地址总线的安全性、稳定性进行了分析,给出了动态地址总线的安全稳定性的数学模型,讨论了实现动态地址总线安全稳定性的设计方法,包括定时查询、自锁电路以及地址总线信号观测等方法,重点讨论了实现稳定性的方法———自锁... 对UCard动态地址总线的安全性、稳定性进行了分析,给出了动态地址总线的安全稳定性的数学模型,讨论了实现动态地址总线安全稳定性的设计方法,包括定时查询、自锁电路以及地址总线信号观测等方法,重点讨论了实现稳定性的方法———自锁电路和地址总线信号观测方法.自锁电路的方法实现简单且有效,地址总线信号观测方法实现复杂但可靠性高,较好地解决了UCard动态地址总线的安全稳定性问题. 展开更多
关键词 智能卡 动态地址总线 安全性 稳定性 地址总线观测器
在线阅读 下载PDF
基于非冗余排序的地址总线的功耗优化编码 被引量:1
2
作者 孙海珺 邵志标 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2006年第6期990-994,共5页
提出了一种新的低功耗非冗余排序总线编码方法,通过对改进的偏移地址线的动态重排以降低具有高负载的地址总线的功耗.该编码方法根据偏移地址的值域对地址总线的低位进行优化重排,通过高位地址总线传送排序矢量至存储器的地址接收端,相... 提出了一种新的低功耗非冗余排序总线编码方法,通过对改进的偏移地址线的动态重排以降低具有高负载的地址总线的功耗.该编码方法根据偏移地址的值域对地址总线的低位进行优化重排,通过高位地址总线传送排序矢量至存储器的地址接收端,相对于传统的地址总线编码方法,具有更低的总线跳变率.实验结果表明,采用所提出的非冗余排序总线编码,地址总线的跳变率降低了88.2%,功耗减少了76.1%,有效降低了地址总线的功耗. 展开更多
关键词 低功耗 偏移地址 地址总线 总线编码 跳变
在线阅读 下载PDF
无数据地址总线端口的MOTOROLA系列单片机与外部存储器的并行接口技术
3
作者 李冰 《电子器件》 CAS 1997年第2期49-54,共6页
本文提出了一种采用简单通用芯片与软件配合实现MOTOROLA系列无数据地址总线单片机与外部存储器的并行接口方法,并以MC68HC05C8为例。
关键词 数据地址总线 端口 单片机 接口 外部存储器
在线阅读 下载PDF
零翻转编码地址总线SoC的低功耗设计 被引量:3
4
作者 殷宏 陆生礼 《单片机与嵌入式系统应用》 2004年第1期12-14,共3页
分析系统芯片(SoC)设计中大电容负载的地址总线低功耗设计方法;利用地址总线零翻转编码和解码技术,有效地减少SoC地址总线活动,降低SoC芯片和系统的功耗;同时,应用于实际的SoC设计中,验证它的功能和适用范围。
关键词 数字集成电路 系统芯片 SOC芯片 低功耗设计 编码 地址总线
在线阅读 下载PDF
基于自适应重排的低功耗地址总线编码 被引量:1
5
作者 孙海 邵志标 《西安交通大学学报》 EI CAS CSCD 北大核心 2006年第4期394-397,共4页
为了降低大负载地址总线的功耗,提出了一种新的低功耗自适应偏移量总线编码方法.该编码方法采用排序数列索引进行偏移地址总线的自适应重排,通过冗余线实现最佳排序数列至存储器地址接收端的传送,相对于传统的地址总线编码方法,具有更... 为了降低大负载地址总线的功耗,提出了一种新的低功耗自适应偏移量总线编码方法.该编码方法采用排序数列索引进行偏移地址总线的自适应重排,通过冗余线实现最佳排序数列至存储器地址接收端的传送,相对于传统的地址总线编码方法,具有更低的总线翻转频率.验证结果表明,采用自适应偏移量总线编码,地址总线的翻转频率降低了86.6%,功耗减少了69.2%,编码器本身的动态功耗和面积相当小,有效地实现了地址总线的低功耗工作. 展开更多
关键词 偏移地址 地址总线 总线编码 翻转频率 低功耗
在线阅读 下载PDF
DSP程序地址总线低功耗分段Gray编码方法 被引量:1
6
作者 黄越 于宗光 《微计算机信息》 北大核心 2006年第02Z期162-164,共3页
地址总线的功耗是DSP功耗的重要来源。降低地址总线上的翻转率可以有效降低整个系统的功耗。文章在分析CMOS电路功耗基础上,提出了一种改进的Gray编码。结果表明,采用此种编码可以有效地降低DSP程序地址总线功耗。
关键词 地址总线 低功耗 编码 DSP Gray编码
在线阅读 下载PDF
零翻转编码地址总线SoC低功耗设计
7
作者 殷宏 陆生礼 《电子设计应用》 2003年第11期14-16,共3页
本文分析了SoC设计中大电容负载的地址总线低功耗设计方法。利用地址总线零翻转编码和解码技术,有效地减少了SoC地址总线活动,降低了SoC芯片和系统的功耗。同时,应用于实际的SoC设计中,验证了它的功能和适用范围。
关键词 数字集成电路 SOC 低功耗设计 零翻转编码地址总线 数据总线
在线阅读 下载PDF
地址总线检测方法
8
作者 袁智荣 《科技资讯》 2018年第10期44-45,47,共3页
在通信电子产品中,总线运用非常普遍,为了提高产品的可靠性,通常需要对总线进行检测。总线检测的内容主要包括数据总线、控制总线和地址总线的检测。对于数据总线和控制总线的检测,比较简单,一般只要保证写入的数据和读出的数据一致就... 在通信电子产品中,总线运用非常普遍,为了提高产品的可靠性,通常需要对总线进行检测。总线检测的内容主要包括数据总线、控制总线和地址总线的检测。对于数据总线和控制总线的检测,比较简单,一般只要保证写入的数据和读出的数据一致就可以判断数据总线和控制总线是否正确;对于地址总线,由于地址信息是由CPU发给功能单元的单项输出信息,因此即使在芯片引脚短路或开路情况下,CPU也无法发现其错误的存在。本文针对非存储器类的芯片设计了一种可靠的地址总线检测方法,在利用现有电路的基础上,通过两个特殊的地址再配合一定的算法,即能达到地址总线检测的目的。 展开更多
关键词 地址总线 检测 方法
在线阅读 下载PDF
一种新型的地址总线取址方法
9
作者 廖芹 《电子世界》 CAS 2021年第22期160-161,共2页
本文提供了一种新型的地址总线取址方法,用于一些插槽机箱的背板接口的地址映射,便于数据通信。即通过SPI总线与CPU进行通信,IO资源占用少;通过分压取地址的方式,只需改变背板的分压电阻值,细分电压档位就可以扩展插槽;且取址方法精度高... 本文提供了一种新型的地址总线取址方法,用于一些插槽机箱的背板接口的地址映射,便于数据通信。即通过SPI总线与CPU进行通信,IO资源占用少;通过分压取地址的方式,只需改变背板的分压电阻值,细分电压档位就可以扩展插槽;且取址方法精度高,任何一个功能模块插在这个插槽里面,通过AD采集,处理器即可通过SPI总线的通信方式得知功能模块的地址。 展开更多
关键词 地址总线 SPI总线 地址映射 扩展插槽 分压电阻 数据通信 功能模块 通信方式
在线阅读 下载PDF
188/48地址总线缓冲控制逻辑电路替代方案
10
作者 张文丽 《七一六所科技学报》 1995年第2期27-30,共4页
本文简析了iSBC188/56地址总线缓冲控制逻辑电路,介绍了一种16RMCS系列188/48地址总线缓冲控制逻辑电路替代方案,已验证之。
关键词 地址总线 缓冲控制器 逻辑电路 通信计算机
全文增补中
一种DSP对地址数据总线复用器件的驱动方法
11
作者 邵勇 张国强 康安明 《工矿自动化》 2010年第7期131-134,共4页
针对工业控制开发领域存在的器件总线结构不兼容问题,提出了一种采用CPLD实现的DSP驱动地址数据总线复用器件的方法,并以TMS320LF2407A DSP访问DS12C887时钟芯片为例讲述了具体实现过程,并给出了在设计过程中应注意的速度匹配、信号电... 针对工业控制开发领域存在的器件总线结构不兼容问题,提出了一种采用CPLD实现的DSP驱动地址数据总线复用器件的方法,并以TMS320LF2407A DSP访问DS12C887时钟芯片为例讲述了具体实现过程,并给出了在设计过程中应注意的速度匹配、信号电平匹配、信号格式匹配和时序匹配等问题。实践证明,该方法简便可靠,是一种解决两种总线器件互联的可行方案。 展开更多
关键词 地址总线 数据总线 分时复用 DSP CPLD 驱动
在线阅读 下载PDF
一种面向嵌入式系统总线的低功耗优化方法 被引量:1
12
作者 葛红美 徐超 +1 位作者 陈念 廖希密 《计算机科学》 CSCD 北大核心 2013年第12期31-36,共6页
为了解决嵌入式系统设备总线的功耗问题,从软件方面的功耗优化入手,提出一种面向嵌入式系统总线的低功耗优化方法,即在编译阶段,分别对指令地址总线和数据总线进行优化,以减少总线的翻转次数,降低其功耗。具体方法为:针对指令地址总线,... 为了解决嵌入式系统设备总线的功耗问题,从软件方面的功耗优化入手,提出一种面向嵌入式系统总线的低功耗优化方法,即在编译阶段,分别对指令地址总线和数据总线进行优化,以减少总线的翻转次数,降低其功耗。具体方法为:针对指令地址总线,采用改进后的遗传算法进行函数段调用优化,然后结合T0编码,减少总线翻转次数,从而降低其功耗。针对指令数据总线,采用粒子群算法进行指令调度优化,然后结合0-1翻转编码,减少总线翻转次数,从而降低其功耗。为了验证上述方法的正确性和有效性,以HR6P系列微处理器为平台展开实验,实验结果表明,总线功耗的优化效率达到25%左右。该方法明显减少了总线的翻转次数,提高了系统的整体性能。 展开更多
关键词 低功耗 编译优化 地址总线 数据总线
在线阅读 下载PDF
51系列单片机总线时序分析与编址技术 被引量:3
13
作者 田开坤 《电子制作》 2007年第12期14-16,共3页
计算机系统是以微处理器为核心的,各器件要与微处理器相连,且必须协调工作,所以在微处理机中引入了总线的概念,各器件共同享用总线,任何时候只能有一个器件发送数据(可以有多个器件同时接收数据)。计算机的总线分为控制总线、地... 计算机系统是以微处理器为核心的,各器件要与微处理器相连,且必须协调工作,所以在微处理机中引入了总线的概念,各器件共同享用总线,任何时候只能有一个器件发送数据(可以有多个器件同时接收数据)。计算机的总线分为控制总线、地址总线和数据总线等三种。而数据总线用于传送数据,控制总线用于传送控制信号,地址总线则用于选择存储单元或外设。 展开更多
关键词 控制总线 51系列单片机 编址技术 时序分析 计算机系统 微处理器 数据总线 地址总线
在线阅读 下载PDF
8031 P2口兼作地址线/I/O口的方法
14
作者 谷京朝 《计算机技术与发展》 1993年第Z1期26-27,共2页
本文讨论8031单片机外接程序存贮器容量不太大时如何改写PC内容,使P2口剩余高位线作通用I/O口的方法,这对充分利用单片机的引脚资源、发挥单片机的效益有重要的实际意义。
关键词 单片微计算机 地址总线 输入/输出(I/O)端口 程序存储器 程序计数器
在线阅读 下载PDF
AD总线多次复用型PCI接口芯片
15
作者 胡永华 周干民 尹勇生 《中国集成电路》 2005年第2期56-59,共4页
基于PCIIP软核,本文设计了一款内置64KBOTPROM的PCI接口芯片。为缩小芯片面积,进而降低芯片的设计成本,文章在研究PCIAD双向总线及PCI总线读时序特性的基础上,提出了一种PCIAD总线多次复用的方法。该方法实现了PCIAD总线与芯片外接E2PRO... 基于PCIIP软核,本文设计了一款内置64KBOTPROM的PCI接口芯片。为缩小芯片面积,进而降低芯片的设计成本,文章在研究PCIAD双向总线及PCI总线读时序特性的基础上,提出了一种PCIAD总线多次复用的方法。该方法实现了PCIAD总线与芯片外接E2PROM/FlashROM地址总线和数据总线的复用。 展开更多
关键词 接口芯片 复用型 LD E2PROM PCI总线 Flash IP软核 芯片面积 设计成本 时序特性 数据总线 地址总线 OTP AD
在线阅读 下载PDF
微机系统板总线结构分析
16
作者 王建诚 《山东理工大学学报(自然科学版)》 CAS 1996年第3期48-53,共6页
本文介绍了微机系统板总线情况及其发展的历史,并具体介绍了当今使用比较广泛机型的主板总线结构图。
关键词 系统总线 存储器总线 扩充总线 地址总线 数据总线 控制总线
在线阅读 下载PDF
Intel Bensley平台下前端总线竞争对访存密集型程序的性能影响分析 被引量:1
17
作者 毛晓炜 陶先平 何万青 《南京大学学报(自然科学版)》 CAS CSCD 北大核心 2010年第2期149-158,共10页
对称多处理(symmetric multiprocessor,SMP)机群系统因其优越的性价比和良好的可扩展性,已经成为当今高性能计算的主流结构.其中,单节点采用Intel双路四核平台已经逐渐成为目前高性能计算服务器的主流平台.由于一个CPU的四个核心共享一... 对称多处理(symmetric multiprocessor,SMP)机群系统因其优越的性价比和良好的可扩展性,已经成为当今高性能计算的主流结构.其中,单节点采用Intel双路四核平台已经逐渐成为目前高性能计算服务器的主流平台.由于一个CPU的四个核心共享一根前端总线,而且两根前端总线并不完全独立,前端总线竞争对访存密集型程序的性能有很大的影响.本文针对Intel Bensley双路四核平台特性,给出了前端总线竞争对访存密集型message passing interface(MPI)程序性能影响的计算模型,并编写程序和利用实例验证的该计算模型的有效性. 展开更多
关键词 访存密集型应用 BENSLEY 前端总线 地址总线利用率 数据总线利用率
在线阅读 下载PDF
基于TMS320VC55X系列DSP的外部Flash并行二次引导加载方法研究 被引量:5
18
作者 肖启洋 方元 张忠慧 《计算机应用与软件》 CSCD 北大核心 2013年第4期189-191,274,共4页
以实际项目应用开发为背景,提出一种基于TMS320VC55X系列DSP的外部Flash并行二次引导程序加载并自举的有效方法。该系统采用TI公司的数字信号处理器TMS320VC5509A作为主处理器,采用能与之无缝连接的NorFlash(S29AL008D)作为外部大容量... 以实际项目应用开发为背景,提出一种基于TMS320VC55X系列DSP的外部Flash并行二次引导程序加载并自举的有效方法。该系统采用TI公司的数字信号处理器TMS320VC5509A作为主处理器,采用能与之无缝连接的NorFlash(S29AL008D)作为外部大容量程序存储器,并利用JTAG口完成Flash的在线烧写和实现无仿真器下自举启动系统成功运行。详细介绍二次引导的方法,并重点介绍如何在硬件和软件层次上实现利用DSP的多通道缓冲串口(McBSP)这种比较新的、方便有效的扩展地址总线的方法。 展开更多
关键词 TMS320VC5509A FLASH 在线编程 二次引导 扩展地址总线
在线阅读 下载PDF
电动轮汽车计算机控制系统I/O电路的剖析 被引量:2
19
作者 肖善福 罗晓东 《矿业研究与开发》 CAS 2000年第6期34-36,共3页
电动轮汽车的计算机控制系统是保证车辆正常运行的关键部分。文章详细阐述了该控制系统的工作原理 ,在此基础上设计了电动轮汽车计算机控制系统维修试验台 ,实际应用表明 ,效果良好。
关键词 数字信号 模拟信号 数据/地址总线 微处理器 电动轮汽车 计算机控制
在线阅读 下载PDF
基于MSP430F12x2的SPI进行大容量数据存储器扩展 被引量:4
20
作者 周欣 《现代电子技术》 2007年第20期170-172,共3页
由于常规扩展单片机外部数据存储器需要大量的地址总线和数据总线引脚,因而其访问外部数据存储器容量受单片机引脚数量的极大限制。为了解决这一瓶颈,介绍了一种利用单片机MSP430F12x2的SPI与串行FLASH存储器AT45DB081的接口,实现大容... 由于常规扩展单片机外部数据存储器需要大量的地址总线和数据总线引脚,因而其访问外部数据存储器容量受单片机引脚数量的极大限制。为了解决这一瓶颈,介绍了一种利用单片机MSP430F12x2的SPI与串行FLASH存储器AT45DB081的接口,实现大容量数据存储器扩展的设计方案。该方案的创新在于充分利用了SPI的功能,在占用少量单片机引脚的情况下,实现了大容量数据存储器的扩展。 展开更多
关键词 SPI 地址总线 FLASH 数据存储器
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部