期刊文献+
共找到61篇文章
< 1 2 4 >
每页显示 20 50 100
基于云计算的位并行多维数据包分类系统设计 被引量:3
1
作者 侯慧玲 《现代电子技术》 北大核心 2020年第17期175-179,共5页
传统位并行多维数据包分类系统的数据信息占据空间过大、分类效果较差。针对上述问题,基于云计算设计一种新的位并行多维数据包分类系统,主要分为硬件设计和软件设计两部分。系统硬件包括三个模块,分别为规则管理模块、存储管理模块和... 传统位并行多维数据包分类系统的数据信息占据空间过大、分类效果较差。针对上述问题,基于云计算设计一种新的位并行多维数据包分类系统,主要分为硬件设计和软件设计两部分。系统硬件包括三个模块,分别为规则管理模块、存储管理模块和中断处理模块;软件由内部分类程序、数据分类程序、数据包包头合成程序和内核数据处理程序4个主要程序组成。为检测系统的工作效果,与传统系统进行实验研究,结果表明,基于云计算的位并行多维数据包分类系统数据信息占据空间小,分类效果优于传统系统设计。 展开更多
关键词 数据包分类 位并行算法 系统设计 云计算 位并行多维数据包 内核数据处理
在线阅读 下载PDF
位并行数据包分类算法研究 被引量:4
2
作者 韩晓非 王学光 杨明福 《华东理工大学学报(自然科学版)》 CAS CSCD 北大核心 2003年第5期504-508,共5页
主要介绍了位并行包分类算法及两种改进算法,并对这几种算法进行了详细分析、对比,最后指出位并行算法需要进一步解决的问题,提出了这些问题的解决方案。
关键词 数据包分类 路由查找 位并行 BV ABV
在线阅读 下载PDF
一个运动图像实时压缩的64位并行指令集 被引量:1
3
作者 罗玉平 代镭 +2 位作者 尹社广 施业斌 陈海涛 《中国科学技术大学学报》 CAS CSCD 北大核心 2002年第5期552-559,共8页
为实现运动图像的实时压解传输 ,采用 8位乘加并行、系数转换、矩阵转置和数据装载和截位的通盘解决方式 ,构造了一个 6 4位并行二维离散余弦变换 (discreteco sinetranslation ,DCT)硬件核 ,使得运动图像的压解运算中DCT和运动估值的CP... 为实现运动图像的实时压解传输 ,采用 8位乘加并行、系数转换、矩阵转置和数据装载和截位的通盘解决方式 ,构造了一个 6 4位并行二维离散余弦变换 (discreteco sinetranslation ,DCT)硬件核 ,使得运动图像的压解运算中DCT和运动估值的CPU耗时下降了十几倍 ,实现了实时压缩 . 展开更多
关键词 运动图像 二维离散余弦变换 运动估值 块匹配法 64位并行指令集 图像压缩
在线阅读 下载PDF
基于位并行DA结构的高速FIR滤波器 被引量:2
4
作者 周云 冯全源 《微电子学》 CAS CSCD 北大核心 2016年第3期383-386,392,共5页
针对目前利用FPGA实现基于分布式算法(DA)FIR滤波器的不足,以及为了实现高速FIR滤波器,提出了一种位并行分布式算法结构的解决方案。采用位并行分布式算法和流水线式并行加法器树,在Xilinx Virtex5系列FPGA上实现了高速FIR滤波器。该滤... 针对目前利用FPGA实现基于分布式算法(DA)FIR滤波器的不足,以及为了实现高速FIR滤波器,提出了一种位并行分布式算法结构的解决方案。采用位并行分布式算法和流水线式并行加法器树,在Xilinx Virtex5系列FPGA上实现了高速FIR滤波器。该滤波器工程经ISE12.3综合、布局布线后,利用Modelsim SE 6.5和Matlab联合仿真。仿真结果表明,该设计可以提高滤波器处理速度,32阶的滤波器最高时钟频率可达到399.624MHz。对滤波器进行进一步优化,节约了硬件资源占用。 展开更多
关键词 分布式算法 FIR滤波器 FPGA 位并行结构
在线阅读 下载PDF
一种多位并行编码的数字通信方案 被引量:2
5
作者 魏腾雄 苏武浔 《华侨大学学报(自然科学版)》 CAS 北大核心 2006年第4期422-425,共4页
把各种常用数字波形的Chen-Mobius逆变换函数族作为各位数字信号的编码波形,直接将它们叠加在一个信道上进行传输.在接收端,用带通滤波器对叠加信号按编码波形族的频谱进行各谐波分频滤波,得出各分频分量.然后,按一定算法重新构成各位... 把各种常用数字波形的Chen-Mobius逆变换函数族作为各位数字信号的编码波形,直接将它们叠加在一个信道上进行传输.在接收端,用带通滤波器对叠加信号按编码波形族的频谱进行各谐波分频滤波,得出各分频分量.然后,按一定算法重新构成各位编码波形,用与各位编码波形对应的数字信号对其进行相干解调,得出各位的编码信息,实现数字信号的多位并行编码传输,提高传输效率与节省投资. 展开更多
关键词 数字信号编码 Chen—Mobius变换函数族 位并行传输 波形分频重构 相干解调
在线阅读 下载PDF
80位并行3D-DCT硬件核解决方案
6
作者 罗玉平 尹社广 +2 位作者 施业斌 陈海涛 代镭 《中国科学技术大学学报》 CAS CSCD 北大核心 2003年第1期45-51,共7页
提出一种使用三维离散余弦变换 ( 3D DCT)对运动图像进行压缩解压的新算法 .在此算法的基础上构造了一个 80位 3D DCT硬件核 ,通过并行连乘连加运算加快计算速度、三维转置存储体消除矩阵转置耗时、中间寄存器消除中间计算结果的存取时... 提出一种使用三维离散余弦变换 ( 3D DCT)对运动图像进行压缩解压的新算法 .在此算法的基础上构造了一个 80位 3D DCT硬件核 ,通过并行连乘连加运算加快计算速度、三维转置存储体消除矩阵转置耗时、中间寄存器消除中间计算结果的存取时间等综合手段 ,达到高速处理目的 .FPGA实现的时序模拟表明 ,采用这种算法可以对现有制式的电视图像进行实时压解处理 . 展开更多
关键词 三维离散余弦变换 80位并行乘加核 实时压缩 FPGA
在线阅读 下载PDF
DSP8位并行引导的设计与实现
7
作者 戴育良 吴宁 《福建电脑》 2011年第9期170-171,共2页
设计了TMS320VC5402DSP的8位并行引导电路,并对引导的操作方法作了详细说明。该引导电路结构简单,工作稳定可靠。
关键词 TMS320VC5402 FLASH 8位并行引导
在线阅读 下载PDF
基于GPU的位并行多模式串匹配研究 被引量:2
8
作者 赵光南 吴承荣 《计算机工程》 CAS CSCD 北大核心 2011年第14期265-267,273,共4页
图形处理器(GPU)具有较强的单一运算能力及高度并行的体系结构。根据上述特点,选择基于位并行技术的多模式串匹配算法M-BNDM,将其移植到GPU上加以实现和优化。通过对需要处理的数据进行预处理,将串匹配的过程简化为更适合CUDA计算数据... 图形处理器(GPU)具有较强的单一运算能力及高度并行的体系结构。根据上述特点,选择基于位并行技术的多模式串匹配算法M-BNDM,将其移植到GPU上加以实现和优化。通过对需要处理的数据进行预处理,将串匹配的过程简化为更适合CUDA计算数据的位操作。对基于CUDA架构的并行串匹配算法的性能影响因子进行分析。实验结果表明,与同等CPU算法相比,该算法能够获得约十几倍的加速比。 展开更多
关键词 图形处理器 多模式字符串匹配 位并行 M-BNDM算法 加速
在线阅读 下载PDF
一种基于魂芯DSP的单模式位并行串匹配算法 被引量:2
9
作者 陈瑞 顾乃杰 叶鸿 《计算机应用与软件》 北大核心 2020年第7期246-252,共7页
在多媒体技术飞速发展的今天,DSP处理器以其低功耗和高性能等特点在信号处理和图像检索领域有着重要的应用。串匹配作为信号处理和图像检索应用中的基本算法,其性能和效率也因此受到越来越多的关注。通过结合DSP处理器的分簇结构和零开... 在多媒体技术飞速发展的今天,DSP处理器以其低功耗和高性能等特点在信号处理和图像检索领域有着重要的应用。串匹配作为信号处理和图像检索应用中的基本算法,其性能和效率也因此受到越来越多的关注。通过结合DSP处理器的分簇结构和零开销循环技术,并利用字符串分段的方法提出一种基于DSP的位并行串匹配算法EPSO。该算法可有效减少条件分支语句的时钟开销和分簇执行过程中的漏配次数,加速了串匹配过程。在国产魂芯DSP的仿真结果表明:EPSO算法的匹配速度是经典Shift-Or算法的7.8倍左右,串匹配效率得到有效提升;以KMP算法为基准,英文语料下该算法的平均匹配速度是KMP算法的6.3倍左右,DNA序列下是KMP算法的10.5倍左右,相比NEW、S2BNDM算法均具有显著的性能提升。 展开更多
关键词 串匹配 或算法 魂芯DSP 分簇 位并行
在线阅读 下载PDF
位并行多维数据包分类算法研究 被引量:2
10
作者 王学光 《计算机工程》 CAS CSCD 北大核心 2007年第14期46-48,共3页
位并行算法是一种快速的包分类算法,由于空间占用量过大,不能扩展到大规模规则库。该文从位并行算法出发,比较分析了它的两种改进算法,通过引入位图映射及元组空间的概念,提出了一种新的改进算法,在时间复杂度与空间复杂度上都较位并行... 位并行算法是一种快速的包分类算法,由于空间占用量过大,不能扩展到大规模规则库。该文从位并行算法出发,比较分析了它的两种改进算法,通过引入位图映射及元组空间的概念,提出了一种新的改进算法,在时间复杂度与空间复杂度上都较位并行算法有很大提高并具有很好的扩展性。在模拟环境下对算法进行了评测,给出了试验数据的分析结果。 展开更多
关键词 数据包分类 位并行 图映射 元组空间
在线阅读 下载PDF
基于CUDA的位并行近似串匹配算法
11
作者 崔文科 徐克付 +1 位作者 李娜娜 胡玥 《计算机工程》 CAS CSCD 2012年第22期267-270,275,共5页
为满足文本检索、计算生物学等领域海量数据匹配对高性能计算的要求,提出一种基于计算统一设备架构(CUDA)的位并行近似串匹配算法。结合图形处理器(GPU)的高并行计算结构及存储带宽特性,通过优化数据存储方式,实现并行化动态规划矩阵算... 为满足文本检索、计算生物学等领域海量数据匹配对高性能计算的要求,提出一种基于计算统一设备架构(CUDA)的位并行近似串匹配算法。结合图形处理器(GPU)的高并行计算结构及存储带宽特性,通过优化数据存储方式,实现并行化动态规划矩阵算法(BPM)的加速,并对加速性能进行对比测试。实验结果表明,BPM算法通过GPU加速能获得20倍左右的加速比。 展开更多
关键词 图形处理器 计算统一设备架构 位并行 近似匹配 存储访问
在线阅读 下载PDF
基于STT-MRAM的高可靠性、多位并行读出存内计算方案 被引量:1
12
作者 袁磊 陈俊杰 +1 位作者 卓鹏福 王少昊 《微电子学与计算机》 2022年第8期119-126,共8页
存内计算技术是解决传统冯·诺伊曼计算架构面临瓶颈的最有效的技术路径之一.基于自旋转移矩-磁随机存储器(STT-MRAM)的存内计算方案尽管具有非易失性、低功耗、高耐久性等优势,但却因其较小的感测裕度对灵敏放大器(SA)设计的读可... 存内计算技术是解决传统冯·诺伊曼计算架构面临瓶颈的最有效的技术路径之一.基于自旋转移矩-磁随机存储器(STT-MRAM)的存内计算方案尽管具有非易失性、低功耗、高耐久性等优势,但却因其较小的感测裕度对灵敏放大器(SA)设计的读可靠性提出了挑战.尽管基于两个晶体管和两个磁隧道结(2T2MTJ)单元的存内计算方案能有效提升读感测裕度与位运算正确率,存储阵列的面积却成倍增加.本文针对1T1MTJ单元,提出一种高可靠性、多位并行读出存内计算方案,采用了三组参考单元支路结构,结合改进型多位电流型灵敏放大器(MBCSA)进行支路电流运算.结合MTJ紧凑模型与SMIC 40nm工艺的仿真结果表明,在典型条件下,该方案的读操作正确率比采用预充电电流型灵敏放大器(PCSA)的1T1MTJ方案和2T2MTJ方案分别提升了4.07%和1.65%;在小磁阻比、低电源电压条件下也展现了更高的读操作正确率与良好的鲁棒性.此外,该方案可在6 ns周期内同时对两组存储单元进行“AND”、“OR”逻辑运算,实现了四种位逻辑运算结果的多位并行读出. 展开更多
关键词 磁随机存储器 存内计算 高可靠性 位并行读出
在线阅读 下载PDF
FM23MLD16系N:8位并行FRAM
13
《世界电子元器件》 2009年第8期41-41,共1页
Ramtron公司推出采用流线型密间距FBGA封装的8位FRAM存储器。FM23MLD16是8Mb、3V并行非易失性RAM,采用48引脚封装,具有快速存取性能,实现无限读,写周期和低功耗等特点。
关键词 FRAM 位并行 Ramtron公司 非易失性RAM BGA封装 引脚封装 存取性能 存储器
在线阅读 下载PDF
旋转机械转速及16路振动相位并行检测系统
14
作者 董侃 吕希晨 +1 位作者 李泰岱 王晓涛 《山东电力技术》 1994年第2期63-67,共5页
1 概述 大型旋转机械由于生产条件和安装水平的限制及长期运行中可能出现的设备故障,不可避免地会出现过大的轴系振动,不及时地发现和解决这些问题,就无法消除安全生产中的隐患。我们在借鉴了国内外许多同类仪器的基础上研制开发了一套... 1 概述 大型旋转机械由于生产条件和安装水平的限制及长期运行中可能出现的设备故障,不可避免地会出现过大的轴系振动,不及时地发现和解决这些问题,就无法消除安全生产中的隐患。我们在借鉴了国内外许多同类仪器的基础上研制开发了一套微机检测系统,用以诊断大型旋转机械轴系振动故障。 展开更多
关键词 检测系统 轴系振动 位并行 大型旋转机械 安装水平 故障诊断系统 设备故障 转速计 测量 测量通道
在线阅读 下载PDF
基于8位并行A/D芯片MAX153的DSP接口实现
15
作者 曾为民 李玉祥 《高师理科学刊》 2003年第4期13-15,共3页
数字信号处理是数字通信系统中最重要的技术之一 .在阐述模数转换芯片MAX1 5 3的特性基础上 ,提出了一种MAX1 5 3和DSP接口应用的方法 .同时给出了DSP与MAX1 5 3的连接原理图与接口程序 .
关键词 MAX153 模数转换 DSP 数字通信系统 数字信号处理 8位并行A/D芯片 接口
在线阅读 下载PDF
基于位并行技术的特殊字符串匹配
16
作者 龙文 辛阳 杨义先 《武汉理工大学学报》 CAS CSCD 北大核心 2009年第6期109-113,共5页
提出了2种采用位并行技术的算法:ISA算法和IBNDM算法。使用机器字来记录各种参数,通过位运算更新各机器字的取值,模拟非确定自动机(NFA)的状态转换过程,反映各种特殊字符对NFA状态转换的影响,实现特殊字符串的快速匹配。在模式串长度不... 提出了2种采用位并行技术的算法:ISA算法和IBNDM算法。使用机器字来记录各种参数,通过位运算更新各机器字的取值,模拟非确定自动机(NFA)的状态转换过程,反映各种特殊字符对NFA状态转换的影响,实现特殊字符串的快速匹配。在模式串长度不超过机器字长(通常为32或64)时,2种算法都比正则表达式具有更优越的性能。 展开更多
关键词 特殊字符串匹配 位并行 非确定自动机 正则表达式
原文传递
JPEG2000全并行位平面编码器的VLSI设计验证 被引量:2
17
作者 刘文松 朱恩 +2 位作者 王健 徐龙涛 黄宁 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2011年第6期1132-1136,共5页
研究了JPEG2000位平面编码器的算法和全并行电路结构.以单列样本点作为数据单元,分析了通道编码过程中数据的关联性.只需缓存前一列样本点的显著性状态信息,并读取当前列和后续2列的原始数据,便可在一个编码窗口内完成当前列的通道和位... 研究了JPEG2000位平面编码器的算法和全并行电路结构.以单列样本点作为数据单元,分析了通道编码过程中数据的关联性.只需缓存前一列样本点的显著性状态信息,并读取当前列和后续2列的原始数据,便可在一个编码窗口内完成当前列的通道和位平面并行编码;每次仅需读入一列新的数据,即可实现编码循环.据此设计了三级流水线的全并行电路结构,仅需259个周期就可处理完32×32的小波子带,同时保持了较低的硬件开销.FPGA综合结果表明,系统时钟可以综合到76.355 MHz,达到301.9Mcoefficient/sec的处理能力,可满足现有图像实时处理要求. 展开更多
关键词 JPEG2000 平面编码 通道并行 平面并行 VLSI
在线阅读 下载PDF
一个新的嵌入式零树小波图像编码的多位平面并行算法 被引量:1
18
作者 钟萃相 韩国强 黄明和 《计算机应用研究》 CSCD 北大核心 2007年第3期283-285,共3页
发现了一个EZW(Embedded Zerotree Wavelet)编码的多位平面并行算法,其每个位平面的编码仅需对位平面进行一遍扫描,大大提高了EZW的编码速度。
关键词 嵌入式小波零树编码 平面并行编码 图像编码 编码速度
在线阅读 下载PDF
基于首1游程的图像位面并行编码算法 被引量:5
19
作者 徐勇 《光学精密工程》 EI CAS CSCD 北大核心 2015年第3期864-870,共7页
针对宇航应用领域对图像压缩算法计算复杂度的要求,提出一种全新的"首1游程"位面编码算法。该算法将离散小波系数首1比特及以上位面用本文提出带符号自适应二进制游程算法编码,其下位面则不编码,直接输出比特值。为兼容无损压... 针对宇航应用领域对图像压缩算法计算复杂度的要求,提出一种全新的"首1游程"位面编码算法。该算法将离散小波系数首1比特及以上位面用本文提出带符号自适应二进制游程算法编码,其下位面则不编码,直接输出比特值。为兼容无损压缩,算法采用了空间数据系统咨询委员会(CCSDS)推荐的整数97小波变换。由于考虑了像素间、位面间的数据依赖性,该算法的数据访问次数、编码复杂度等远远低于目前算法。该算法是一种内嵌式编码算法,可通过截断码流来精确控制压缩比,支持码流的渐进性传输。试验数据显示,与CCSDS推荐的图像压缩算法比较,本算法计算复杂度显著降低,而压缩性能却略高,同时还支持位平面间独立并行编码,提高了压缩速度。该算法可以满足宇航应用中高速、高性能、低复杂、低功耗的要求。 展开更多
关键词 首1游程编码 并行编码 内嵌式编码算法 图像压缩
在线阅读 下载PDF
基于整数小波变换的零树编码的多位平面并行算法
20
作者 钟萃相 韩国强 黄明和 《计算机应用》 CSCD 北大核心 2006年第7期1573-1576,共4页
为了解决整数小波变换与传统零树编码(EZW)算法相结合产生的量化阈值的选取问题,有人提出了基于整数平方量化阈值的零树编码(ISZW)算法。但是,由于ISZW使用连续的整数平方作为量化阈值,缩短了相邻阈值间的距离,却增加了编码的次数,降低... 为了解决整数小波变换与传统零树编码(EZW)算法相结合产生的量化阈值的选取问题,有人提出了基于整数平方量化阈值的零树编码(ISZW)算法。但是,由于ISZW使用连续的整数平方作为量化阈值,缩短了相邻阈值间的距离,却增加了编码的次数,降低了编码速度。为此设计了基于整数小波变换的零树编码的多位平面并行算法,其中每个位平面的编码仅需对位平面进行一遍扫描,大大提高了ISZW的编码速度。 展开更多
关键词 整数小波变换 零树编码 量化阈值 平面并行
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部