期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
TENS中的变幅脉冲波形设计
1
作者 郭叙海 王保华 《上海生物医学工程》 2002年第1期42-44,共3页
本文针对TENS中的等幅脉冲波形刺激存在的种种问题,提出了一种变幅脉冲波形的设计方法,包括硬件电路设计框图和程序的实现等内容。
关键词 TENS 变幅脉冲波形 PWM 设计
在线阅读 下载PDF
多片大规模FPGA的ASIC原型验证平台快速设计方法
2
作者 郭叙海 《中国集成电路》 2010年第12期53-55,共3页
近年来,ASIC设计规模的增大,在带来实现高性能芯片系统可能性的同时,也带来了前所未有的芯片验证问题。一片容量最大的FPGA通常已不足以容下百万、千万门级的逻辑设计,将整个设计分割到多片FPGA中,FPGA之间通过AHB、APB、AXI及PLB等高... 近年来,ASIC设计规模的增大,在带来实现高性能芯片系统可能性的同时,也带来了前所未有的芯片验证问题。一片容量最大的FPGA通常已不足以容下百万、千万门级的逻辑设计,将整个设计分割到多片FPGA中,FPGA之间通过AHB、APB、AXI及PLB等高速总线互联,成了大规模ASIC或系统级芯片(SoC)验证的唯一选择。多片大规模FPGA的ASIC原型验证平台的复杂度与规模迅速增加,在最短的时间内完成一次性成功的平台设计任务,这对系统工程师的设计方法提出了严峻的挑战。传统的设计方法几乎不可能满足苛刻的设计周期的要求。鉴于此,本文提出了一种新的多FPGA的ASIC原型验证平台的快速设计方法-采用Allegro FPGA System Planner(FSP)工具以及自主开发的宏脚本,该方法在管脚分配、页端口互联以及层次化设计的顶层处理等方面都能自动实现,与传统方法比,只需要约1/4的原理图设计时间,自动化程度高,不易出错。 展开更多
关键词 多FPGA FSP、协议 ASIC 原型 SOC 验证 平台
在线阅读 下载PDF
基于EBD模型的DDR MODULE与FPGA验证平台之间的SI分析方法
3
作者 郭叙海 《中国集成电路》 2008年第10期52-56,共5页
本文以基于EBD(Electrical Board Description)模型的DDRSODIMM Module与FPGA IC验证平台互连,利用Cadence Allegro PCB SI软件对DDR与FPGA之间进行信号完整性分析为例,介绍了EBD模型的特点以及将其转换为DML文件的流程。并提出了采用Pe... 本文以基于EBD(Electrical Board Description)模型的DDRSODIMM Module与FPGA IC验证平台互连,利用Cadence Allegro PCB SI软件对DDR与FPGA之间进行信号完整性分析为例,介绍了EBD模型的特点以及将其转换为DML文件的流程。并提出了采用Perl5.1语言脚本程序将EBD模型转换成EBB(Electrical SPICE Black Box)模型的自动化解决方法,从而使修改后的Topology包含更全面真实的寄生参数模型信息。同时还给出了单端、差分信号的Topology以及仿真分析的波形结果。 展开更多
关键词 EBD IBIS DDR 信号完整性 PER 1脚本 FPGA
在线阅读 下载PDF
基于高端FPGA的IC验证平台的电源完整性(PI)分析
4
作者 郭叙海 《中国集成电路》 2007年第8期37-41,共5页
通用的FPGA(Field Programmable Gate Array,现场可编程逻辑门阵列)验证平台在运行不同的应用时,其瞬态电流需求是不同的。本文以基于Xilinx公司的Virtex-4系列千万门级的FPGA高端IC验证平台为例,采用Cadence PCB PI(Power Integrity)... 通用的FPGA(Field Programmable Gate Array,现场可编程逻辑门阵列)验证平台在运行不同的应用时,其瞬态电流需求是不同的。本文以基于Xilinx公司的Virtex-4系列千万门级的FPGA高端IC验证平台为例,采用Cadence PCB PI(Power Integrity)分析软件,对多种地电平面、电容值、电容的放置位置、电容的类型等进行评估,然后通过修正电容数量和额定值,调整电容的布局以及封装等,达到符合要求的电源-地平面目标阻抗,从而将电源/地平面上的噪声降低到电源的要求范围内。本文提出的电源完整性分析方法,对其他类型的系统板级设计也有一定的指导意义。 展开更多
关键词 瞬态电流 纹波电压 目标阻抗 去耦电容 电源完整性
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部